Intelligent HW

Design Verification Engineer

Posted: 2 hours ago

Job Description

IHW는 현대 디지털 컴퓨팅 기술의 한계를 극복하기 위해 아날로그 컴퓨팅 기능을 갖춘 진정한 AI(인공지능) 칩 "APU"를 개발하였으며, 세계 최초로 ACiM(Analog Compute in Memory) 기술을 통해 MoibleNet을 시연하였고 이를 통해 한국 유명 투자사들로부터 100억 이상의 투자 유치를 진행했습니다.IHW는 현재 주로 초보적인 수준에서만 가능한 아날로그 컴퓨팅 기술을 상업적으로 가능한 수준으로 이끌어내기 위한 최전선에 서 있으며, 자사의 제품이 현재의 하드웨어 장치들(GPU/TPU/NPU)을 뛰어넘어서 새로운 수준의 전력 효율성과 정확도를 제공하는 것을 목표로 하고 있습니다.자사가 보유한 기술은 엣지 컴퓨팅 및 모바일 장치에서 장치 내 추론을 가능하게 하며, 궁극적으로는 추론에 있어 현재의 GPU와 TPU를 뛰어넘는 기술력을 갖출 것입니다. 책임• IP/SoC 검증 전략 수립 및 실행• SystemVerilog/UVM 기반 테스트벤치 환경 설계 및 재사용 가능한 검증 인프라 개발• 아키텍처 및 설계팀과 협업하여 사양 리뷰, 검증 계획 수립, 이슈 분석/디버깅 수행• Verification Plan 작성 및 Coverage Closure (Functional, Code, Assertion Coverage) 진행, Coverage 분석 및 개선• IP/SOC 성능 검증• 검증 방법론 개선 자격• 전기/전자/컴퓨터공학 또는 관련 전공 학사 이상 (석사/박사 우대)• 고성능 IP(GPU, CPU, NPU, 인터커넥트, 메모리 컨트롤러, PCIe 등) 블록 및 클러스터 레벨 검증 경험• SoC 검증 경험• SystemVerilog, UVM, SVA(Assertion) 기반 검증 경험• Constrained-random Test, Coverage 기반 검증 방법론 숙련• Python, Tcl, Perl 등 검증 자동화 스크립트 작성 능력• VCS, Xcelium, Questa 등 주요 시뮬레이션/에뮬레이션 툴 사용 경험• 논리적인 문제 해결 능력 및 원활한 커뮤니케이션 능력 우대 사항• NPU/CPU/GPU 아키텍처 및 성능 최적화 설계 검증 경험• AXI, AHB, APB 등 버스 프로토콜 검증 경험• 네트워크/인터커넥트(Ethernet,RDMA,PCIe,USB, NoC) 또는 SSD Sub-System 검증 경험• Formal Verification (SVA 등) 경험• UPF 기반 전력 검증, 게이트 레벨 시뮬레이션 경험• C/C++/SystemC 기반 Transaction-level Modeling 경험• Cocotb 기반 검증 혜택 및 복지• 지원금/보험 : 건강검진, 각종 경조사 지원• 급여제도 : 퇴직연금, 우수사원포상, 스톡옵션• 선물 : 명절선물/귀향비, 장기근속 선물• 교육/생활 : 자기계발비 지원, 식비 지원• 근무 환경 : 안마실/안마의자, 스탠딩 책상• 조직문화 : 자유복장, 자유로운 연차사용, 출산 장려• 출퇴근 : 탄력근무제• 리프레시 : 연차, 여름휴가, 경조휴가제, 포상휴가, 산전 후 휴가, 육아휴직, 남성출산휴가 채용 전형근무 조건• 근무지: 용인 수지 (신분당선 동천역)• 고용형태: 정규직• 급여: 경력 및 역량에 따라 경쟁력 있는 수준 제공 전형 절차• 서류 전형 (이력서, 경력기술서, 포트폴리오)• 전화 면접 (필요시)• 기술 면접 (검증 방법론, 테스트벤치 설계, 디버깅, 아키텍처 이해도 평가)• 조직 적합도/협업 면접• 최종 합격 및 입사 About Intelligent HW IHW has developed a true AI chip, the APU (Analog Processing Unit), equipped with analog computing capabilities to overcome the limitations of modern digital computing technology. We are the first in the world to demonstrate MobileNet running on ACiM (Analog Compute-in-Memory) technology, and based on this achievement, we have secured over 10 billion KRW in investment from leading venture capital firms in Korea.IHW is at the forefront of advancing analog computing—which has so far only been possible at a primitive or experimental level—into commercially viable technology. Our goal is to surpass existing hardware accelerators (GPU/TPU/NPU) and deliver a new level of power efficiency and accuracy.Our technology enables on-device inference for edge and mobile platforms, and ultimately aims to achieve performance that surpasses today’s GPUs and TPUs in inference tasks. Responsibilities Define and execute IP/SoC verification strategiesDesign SystemVerilog/UVM-based testbench environments and develop reusable verification infrastructureCollaborate with architecture and design teams on spec review, verification planning, issue analysis, and debuggingCreate verification plans and drive coverage closure (functional, code, assertion)Analyze and improve coverage metricsPerform IP/SoC performance verificationContinuously improve verification methodologies Qualifications Bachelor’s degree or higher in Electrical/Electronics/Computer Engineering or related field (Master/PhD preferred)Experience in verifying high-performance IP (GPU, CPU, NPU, interconnect, memory controller, PCIe, etc.) at blockSoC-level verification experienceProficiency in SystemVerilog, UVM, SVA (assertions)Strong background in constrained-random and coverage-driven verificationScripting skills in Python, Tcl, Perl, etc. for verification automationHands-on experience with major simulation/emulation tools (VCS, Xcelium, Questa, etc.)Strong problem-solving and communication skills Preffered Skills Experience with NPU/CPU/GPU architecture and performance optimization verificationVerification experience with AXI, AHB, APB bus protocolsExperience with network/interconnect (Ethernet, RDMA, PCIe, USB, NoC) or SSD subsystemsFormal verification (SVA, etc.) experienceUPF-based power verification and gate-level simulationC/C++/SystemC TLM modelingCocotb-based verification Benefits & Perks Compensation & Insurance : Health checkup, family event supportSalary System: Retirement pension, performance rewards, stock optionsGifts: Holiday gifts/travel allowance, long-service awardsEducation & Lifestyle: Self-development support, meal allowanceWork Environment: Massage room/chair, standing desksCulture: Casual dress code, flexible time-off, family-friendly policiesWorking Hours: Flexible working hoursTime Off:Annual leave, summer vacation, family/celebration leave, reward leave, maternity/paternity leave Hiring Process Employment Type: Full-timeLocation: Suji, Yongin (Korea)Salary: Competitive, based on experience and capabilityProcess(1) Document Screening (Resume, Career Summary, Portfolio)(2) Phone Interview (if needed)(3) Technical Interview (verification methodology, testbench design, debugging, architecture understanding)(4) Culture Fit / Collaboration Interview(5) Final Offer & Onboarding

Job Application Tips

  • Tailor your resume to highlight relevant experience for this position
  • Write a compelling cover letter that addresses the specific requirements
  • Research the company culture and values before applying
  • Prepare examples of your work that demonstrate your skills
  • Follow up on your application after a reasonable time period

You May Also Be Interested In